TUTORIAL |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
La familia DTL Con este tipo de familia se construyen, principalmente, las puertas NAND y NOR. Recordemos que ambas son una combinación entre una puerta NOT y una puerta AND o OR. La familia DTL se construye con una puerta de diodos y otra RTL.
(Diodo-Transistor-Logic)

Analicemos, en primer lugar, cómo se construye una puerta NOT o inversora. El circuito transistor de la ilustración siguiente presenta un inversor para lógica positiva, donde consideraremos un nivel bajo de 0,2 V. correspondiente a la tensión colector-emisor del transistor utilizado y un nivel alto igual a la tensión de alimentación Vcc. Si en la entrada hay un 0 lógico, es decir, su tensión es de 0,2 V, el transistor se encontrará a corte, y en la salida tendremos un 1. Si por el contrario, la tensión en la variable de entrada es Vcc, el transistor pasará a saturación y en la salida tendremos un 0 lógico.

Aquí el diseño básico está centralizado en torno a un transistor bipolar en cuya entrada se han añadido varios diodos, como lo muestra el siguiente diagrama esquemático:

La forma en la que trabaja este circuito es la siguiente: supóngase que todas las tres entradas A, B y C están conectadas al nivel de voltaje alto (en este caso, Vcc), que identificaremos aquí de la manera usual como un "1" lógico. Siendo así, habrá una señal de entrada en la base del transistor que ocasionará que dicho transistor conduzca corriente eléctrica, lo cual hará que la salida del transistor caiga prácticamente al nivel de "0". Ahora bien, si cualquiera de las tres entradas A, B y C recibe una señal de "0", o sea si cualquiera de los diodos a la entrada es "aterrizado" a tierra eléctrica con una señal de "cero", el voltaje a la entrada de la base del transistor será prácticamente de cero, con lo cual el transistor no conducirá corriente eléctrica alguna y por lo tanto el voltaje de salida del mismo será igual a Vcc o a "1". Este comportamiento lo podemos resumir de la manera siguiente: si cualquiera de las entradas A, B ó C toma un valor de "0", la salida será "1". Unicamente cuando todas las entradas tienen un valor de "0" podremos tener una salida de "0". Si recordamos bien lo que vimos en los capítulos anteriores, esta es precisamente la función NAND, como lo indica la función Boleana puesta a la derecha a la salida del colector del transistor. Es así como el bloque fundamental de la lógica DTL viene siendo precisamente la función NAND.
|
|
|
|
|
|
|
Hoy habia 21 visitantes (21 clics a subpáginas) ¡Aqui en esta página! |
|
|
|
|
|
|
|